[单选题]

有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。

A.A5~A9

B.A4~A9

C.A2~A9

D.A0~A9

参考答案与解析:

相关试题

有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。

[单选题]有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则

  • 查看答案
  • 有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中

    [单选题]有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A . A5~A9B . A4~A9C . A2~A9D . A0~A9

  • 查看答案
  • 在现行PC机中,常用存储器地址线中的低10位作输入输出口地址线。设某接口芯片内部

    [单选题]在现行PC机中,常用存储器地址线中的低10位作输入输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.其中的高8位地址线B.其中的高4位地址线,C.其中的高6位地址线D.以上都不对

  • 查看答案
  • 在单译码结构中,地址输入线n=4,经地址译码器译码,可译出()个状态。

    [单选题]在单译码结构中,地址输入线n=4,经地址译码器译码,可译出( )个状态。A.4B.12C.16D.20

  • 查看答案
  • 在现行PC机中,常用存储器地址线专的低10位作输入输出口地址线。设某接口芯片呐部

    [单选题]在现行PC机中,常用存储器地址线专的低10位作输入输出口地址线。设某接口芯片呐部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.全部10位地址线B.其中的高8位地址线C.其中的高6位地址线D.其中的高4位地址线

  • 查看答案
  • 在现行PC机中,常用存储器地址线中的低10位作输入£¯输出口地址线。设某接口芯片

    [单选题]在现行PC机中,常用存储器地址线中的低10位作输入/输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.全部10位地址线B.其中的高8位地址线C.其中的高6位地址线D.其中的高4位地址线

  • 查看答案
  • 在现行PC机中,常用存储器地址线中的低10位作为输入£¯输出口地址线。设某接口芯

    [单选题]在现行PC机中,常用存储器地址线中的低10位作为输入/输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为: ( )。A.全部10位地址线B.其中的高8位地址线C.其中的高6位地址线D.其中的高4位地址线

  • 查看答案
  • 当单片机所有多余的地址线都接到译码器的信号输入端时,这种译码方式称为()。

    [单选题]当单片机所有多余的地址线都接到译码器的信号输入端时,这种译码方式称为()。A . 线译码B . 部分译码C . 全译码D . 混合译码

  • 查看答案
  • RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是(  )位。

    [单选题]RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是(  )位。A.8

  • 查看答案
  • 有一静态RAM芯片的地址线为A0~A9,数据线为D0~D3,则该存储器芯片的存储

    [单选题]有一静态RAM芯片的地址线为A0~A9,数据线为D0~D3,则该存储器芯片的存储容量为()A .2K×4位B .1KB(B:字节)C .2KBD .1K×4位

  • 查看答案
  • 有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。