[单选题]

C.PU配合Cache高速缓冲存储器工作,如果内存的存取周期时间为60ms,高速缓存的存取周期时间为15ms,命中率为90%.,则高速缓冲单元的平均存取时间均为( )。

A.22.75ms

B.21.75ms

C.18.5ms

D.19.5ms

参考答案与解析:

相关试题

高速缓冲存储器(Cache)的存取速度( )。

[单选题]高速缓冲存储器(Cache)的存取速度( )。A.比内存慢,比外存快B.比内存慢,比内部寄存器快C.比内存快,比内部寄存器慢D.比内存和内部寄存器都慢

  • 查看答案
  • Cache为高速缓冲存储器,它位于()

    [单选题]Cache为高速缓冲存储器,它位于()A . CPU和外设之间B . 内存和外存之间C . CPU和外存之间D . CPU和内存之间

  • 查看答案
  • 在CPU中配置高速缓冲存储器(Cache)是为了解决()。

    [单选题]在CPU中配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题

  • 查看答案
  • 在CPU中配置高速缓冲存储器(Cache)是为了解决( )。

    [单选题]在CPU中配置高速缓冲存储器(Cache)是为了解决( )。A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题

  • 查看答案
  • 高速缓冲存储器(Cache)是介于CPU和内存之间的缓冲器,一般由PROM组成。

    [判断题] 高速缓冲存储器(Cache)是介于CPU和内存之间的缓冲器,一般由PROM组成。()A . 正确B . 错误

  • 查看答案
  • 主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。

    [单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量

  • 查看答案
  • 主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。

    [单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主

  • 查看答案
  • 在CPU芯片上集中的高速缓冲存储器(Cache)的作用是

    [单选题]在CPU芯片上集中的高速缓冲存储器(Cache)的作用是A.作普通内存B.保留机器关机或是断电时的信息C.作辅助存储器D.为了协调CPU与RAM之间的速度差问题

  • 查看答案
  • 高速缓冲存储器(Cache)是为了解决______。

    [单选题]高速缓冲存储器(Cache)是为了解决______。A.外存储器与内存储器之间速度不匹配的问题B.主存储器与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.CPU与外存储器之间速度不匹配的问题

  • 查看答案
  • 高速缓冲存储器Cache一般采取( )。

    [单选题]高速缓冲存储器Cache一般采取( )。A.随机存取方式B.顺序存取方式C.半顺序存取方式D.只读不写方式

  • 查看答案
  • CPU配合Cache高速缓冲存储器工作,如果内存的存取周期时间为60ms,高速缓