A.8237有4个DMA通道
B.8237的数据线为16位
C.每个通道有硬件DMA请求和软件DMA请求两种方式
D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1
[单选题]下面关于8237可编程DMA控制器的叙述中,错误的是A.8237中4个通道的方式寄存器共用一个端口地址 B.8237每个通道在每次DMA传输后,其当前字节计数器的值可通过编程设置成自动加1或减1 C.8237每个通道有单字节传输方式 数据快传方式 请求传送方式和联传输方式D.8237在固定优先级情况下,DRDQ0优先级最高,DREQ3优先级最底
[单选题]下面关于8237可编程DMA控制器的叙述中,错误的是:A.8237复位后必须进行初始化编程,否则不能进入DMA操作B.当CPU控制总线时,8237的IOR和IOW是8237的输入信号;当8237控制总线时,8237的IOR和IOW是8237的输出信号C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线
[单选题]下面关于8237可编程DMA控制器的叙述中,错误的是A.8237有4个DMA通道B.8237的数据线为16位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1
[单选题]下面关于8237可编程DMA控制器的叙述中,错误的是A.8237必须初始化,否则不能进行DMA操作B.对8237编程时,IOR和IOW是8237的输入信号:当8237控制总线时,它们是 8237的输出信号C.8237只有一条DMA请求线D.8237用DACK信号作为对DREQ的响应,因此在某通道的DACK信号有效之前,同一通道的DREQ信号必须维持有效
[单选题]下面关于8237可编程DMA控制器的叙述中,错误的是:A.8237复位后必须进行初始化编程,否则不能进入DMA操作B.当CPU控制总线时,8237的是8237的输出信号C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线
[单选题]下面关于8237可编程DMA控制器的叙述中,错误的是A.8237中4个通道的方式寄存器共用一个端口地址B.8237每个通道在每次DMA传输后,其当前字节计数器的值可通过编程设置成自动加1或减1C.8237每个通道有单字节传输方式 数据快传方式 请求传送方式和联传输方式D.8237在固定优先级情况下,DRDQ0优先级最高,DREQ3优先级最底
[单选题]下面关于8237可编程DMA控制器的叙述中,错误的是( )。A.8237复位后必须进行初始化编程,否则不能进入DMA操作B.当CPU控制总线时,8237的C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线
[单选题]下面关于8237可编程DMA控制器的叙述中,错误的是( )。A.两个8237级联可以得到8个DMA通道B.8237的数据线为8位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1
[单选题]下面关于8237可编程DMA控制器的叙述中,错误的是( )。A.8237有一个4个通道共用的DMA屏蔽寄存器和一个多通道屏蔽寄存器B.8237每个通道的基地址寄存器和基本字节计数器都是16位的,因此,8237的数据线也是16位的C.8237每个通道有两种DMA请求方式:硬件DMA请求方式和软件DMA请求方式D.8237每个通道在每次DMA传输后,其当前地址寄存器的值可通过编程设置成自动加1或减1
[单选题]下面关于8237可编程DMA控制器的叙述中,错误的是( )。A.8237中4个通道的方式寄存器共用一个端口地址B.8237每个通道在每次DMA传输后,其当前字节计数器的值可通过编程设置成自动加1或减1C.8237每个通道有单字节传送方式、数据块传送方式、请求传送方式和级联传输方式D.8237在固定优先级情况下,DREQ0优先级最高,DREQ3优先级最低