[单选题]

在 ARM处理器中, (49) 寄存器包括全局的中断禁止位,控制中断禁止位就可以打开或者关闭中断。

(49)

A. CPSR

B. SPSR

C. PC

D. IR

参考答案与解析:

相关试题

在ARM处理器中,(49)寄存器包括全局的中断禁止位,控制中断禁止位就可以打开或

[单选题]在ARM处理器中,(49)寄存器包括全局的中断禁止位,控制中断禁止位就可以打开或者关闭中断。A.CPSRB.SPSRC.PCD.IR

  • 查看答案
  • 在中断允许寄存器中,中断控制寄存器EA位的作用是()

    [单选题]在中断允许寄存器中,中断控制寄存器EA位的作用是()A .CPU总中断允许控制位B .中断请求总标志位C .各中断源允许控制位D .串行口中断允许位

  • 查看答案
  • 中断允许控制寄存器中EA位的作用是()。

    [填空题] 中断允许控制寄存器中EA位的作用是()。

  • 查看答案
  • 如果要选择ARM处理器工作在外部中断模式,允许外部中断IRQ,禁止快速中断FIQ

    [单选题]如果要选择ARM处理器工作在外部中断模式,允许外部中断IRQ,禁止快速中断FIQ,使用Thumb工作状态,则需要设置的寄存器是()。A.PSPB.MSPC.CPSRD.SPSR

  • 查看答案
  • 如果要选择ARM处理器工作在外部中断模式,允许外部中断IRQ,禁止快速中断FIQ

    [单选题]如果要选择ARM处理器工作在外部中断模式,允许外部中断IRQ,禁止快速中断FIQ,使用Thumb工作状态,则需要设置的寄存器是()。A . PSPB . MSPC . CPSRD . SPSR

  • 查看答案
  • IP寄存器中串行口中断优先控制位是()。

    [单选题]IP寄存器中串行口中断优先控制位是()。A . EAB . PX0C . PT1D . PS

  • 查看答案
  • IP寄存器中定时器0中断优先控制位是()。

    [单选题]IP寄存器中定时器0中断优先控制位是()。A . EAB . PX0C . PT0D . PS

  • 查看答案
  • IP寄存器中定时器1中断优先控制位是()。

    [单选题]IP寄存器中定时器1中断优先控制位是()。A . EAB . PX0C . PT1D . PS

  • 查看答案
  • IP寄存器中外部中断1优先控制位是()。

    [单选题]IP寄存器中外部中断1优先控制位是()。A . EAB . PX1C . PT0D . PS

  • 查看答案
  • IP寄存器中外部中断0优先控制位是()。

    [单选题]IP寄存器中外部中断0优先控制位是()。A . EAB . PX0C . PT0D . PS

  • 查看答案
  •  在 ARM处理器中, (49) 寄存器包括全局的中断禁止位,控制中断禁止位就